DDR4 SDRAM: 16GBDDR4 ແຕ່ລະອົງປະກອບ 16bit ຂອງຄວາມກວ້າງຂອງບິດຂໍ້ມູນຂອງ 64bit
QSPI Flash: ຊິ້ນສ່ວນຂອງ 1GBQSPIFLASH, ເຊິ່ງໃຊ້ເພື່ອເກັບຮັກສາໄຟລ໌ການຕັ້ງຄ່າຂອງຊິບ FPGA
ທະນາຄານ FPGA: ສາມາດປັບໄດ້ 12V, 18V, 2.5V, 3.0V ລະດັບ, ຖ້າທ່ານຕ້ອງການປ່ຽນລະດັບ, ທ່ານພຽງແຕ່ຕ້ອງການປ່ຽນແທນ.
ລະດັບການໂຕ້ຕອບ: ຕໍາແຫນ່ງທີ່ສອດຄ້ອງກັນສາມາດປັບໄດ້ໂດຍລູກປັດແມ່ເຫຼັກ.
ການສະຫນອງພະລັງງານຂອງກະດານຫຼັກ: ການສະຫນອງພະລັງງານ 5-12V ເຮັດໃຫ້ມີການສະຫນອງພະລັງງານສອງອັນຜ່ານຊິບ T1 LTM4628 ເພື່ອຕອບສະຫນອງຄວາມຕ້ອງການໃນປະຈຸບັນ FPGA.
ວິທີການເລີ່ມຕົ້ນກະດານຫຼັກ: JTAG, QSPIFLASH
ຄໍານິຍາມຕີນທໍ່ເຊື່ອມຕໍ່: 4 ສ່ວນຂະຫຍາຍຄວາມໄວສູງ, 120pin Panasonic AXK5A2137yg
ອິນເຕີເຟດ SFP ແຜ່ນລຸ່ມ: 4 ໂມດູນ optical ສາມາດບັນລຸການສື່ສານເສັ້ນໄຍແສງຄວາມໄວສູງ, ດ້ວຍຄວາມໄວສູງເຖິງ 10GB / s.
ໂມງ Fave Plate GXB: ຈານລຸ່ມໃຫ້ໂມງອ້າງອີງ 200MHz ສໍາລັບເຄື່ອງຮັບສັນຍານ GXB.
ແຜ່ນລຸ່ມ 40 -needle extension: reserved 2 2.54mm standard 40 -pin extension J11 and J12, which is used to connect the modules designed by the company or the module function circuit designed by the user itself.
ໂມງແຜ່ນຫຼັກ: ແຫຼ່ງໂມງຫຼາຍອັນຢູ່ເທິງເຮືອ. ນີ້ປະກອບມີແຫຼ່ງໂມງລະບົບ 100MHz
510kba100M000bag CMOS crystal
125MHz Transceiver ໂມງຄວາມແຕກຕ່າງ Sittaid Sit9102 Crystal 300MHz DDR4′s ແຫຼ່ງໂມງຄວາມແຕກຕ່າງພາຍນອກ SIT9102 crystal
ຜອດດີບັກ JTAG: ກະດານຫຼັກ MP5652 ມີ 6PIN patch JTAG ການໂຕ້ຕອບການດີບັ໊ກການດາວໂຫຼດ
ສະດວກສໍາລັບຜູ້ໃຊ້ເພື່ອ debug FPGA ແຍກຕ່າງຫາກ
ຣີເຊັດລະບົບ: ໃນເວລາດຽວກັນ, ປຸ່ມຍັງໃຫ້ລະບົບທີ່ມີສັນຍານການຣີເຊັດທົ່ວໂລກ MP5652 core board ເພື່ອຮອງຮັບການເປີດ-on reset. ຊິບທັງໝົດຖືກຣີເຊັດ
LED: ມີໄຟ LED ສີແດງ 4 ອັນຢູ່ເທິງກະດານຫຼັກ, ຫນຶ່ງໃນນັ້ນແມ່ນຕົວຊີ້ວັດພະລັງງານອ້າງອິງ DDR4
ປຸ່ມແລະສະຫຼັບ: ມີປຸ່ມ 4 ຢູ່ເທິງແຜ່ນລຸ່ມ, ເຊິ່ງເຊື່ອມຕໍ່ກັບຕີນທໍ່ທີ່ສອດຄ້ອງກັນຢູ່ໃນຕົວເຊື່ອມຕໍ່ J2.
ປົກກະຕິແລ້ວລະດັບສູງ, ກົດໃນລະດັບຕ່ໍາ
ຄຸນນະສົມບັດທີ່ສໍາຄັນຂອງຊຸດ Arria-10 GX ປະກອບມີ: